产品展示
>
主要详情 产品型号 | 产品概述 | 特征 | |
| AVP32F08 | AVP32F08(CPU+FPU)系列都属于ADP32Fx数字信号控制器(DSP)平台。基于ADP32x+FPU的控制器和Advchip现有的ADP32FxDSP具有相同的32位定点架构,但是还包括一个单精度(32位)的IEEE754浮点单元(FPU)。这是一个非常高效的C/C++引擎,它能使用户用高层次的语言开发他们的系统控制软件,能够使用C/C++开发算术算法。此器件同样可以处理原由微控制器处理的系统控制任务,故在处理DSP算术任务时和处理系统控制任务时同样有效。此高效率处理可以节省很多系统对对第二个处理器的需求。内置的32x32位MAC64位处理能力使得控制器能够有效地处理更高的数字分辨率运算问题。带有关键寄存器自动环境保存的快速中断响应,能够让一个器件用最小的延迟处理很多异步事件。还内置有一个具有流水线式存储器访问的8级深度受保护的流水线。该流水线式操作使得此器件能够在高速执行而无需求助于昂贵的高速存储器。特别分支超前硬件大大减少了条件不连续而带来的延迟。特别存储条件操作进一步提升了性能。 | 高性能静态CMOS技术 | 高达100MHz(10ns周期时间) |
| 1.8V转1.5V内核,3.3V I/O设计 | |||
| 高性能32位CPU | IEEE-754单精度浮点单元(FPU) | ||
| 16 x 16和32 x 32乘加运算(MAC) | |||
| 16 x 16双乘加 | |||
| 哈佛(Harvard)总线架构 | |||
| 快速中断响应和处理 | |||
| 统一存储器编程模型 | |||
| 6通道DMA处理器(用于ADC,McBSP,ePWM,XINTF和SARAM) | / | ||
| 片载存储器 | 256K×16闪存,34K×16 SARAM | ||
| 1K x 16一次性可编程(OTP) ROM | |||
| 引导ROM (8K X 16) | 支持软件引导模式(通过SCI,SPI,CAN,I2C,McBSP,XINTF和并行I/O) | ||
| 标准数学表 | |||
| 时钟和系统控制 | 支持动态锁相环(PLL)比率变化 | ||
| 片载振荡器 | |||
| 看门狗定时器模块 | |||
| GPIO0到GPIO34引脚可以连接到八个外部内核中断其中的一个 | / | ||
| 可支持全部58个外设中断的外设中断扩展(PIE)块 | / | ||
| 128位安全密钥/锁 | 保护闪存/ OTP/RAM模块 | ||
| 防止固件逆向工程 | |||
| 低功耗模式和省电模式 | 支持IDLE、STANDBY、HALT模式 | ||
| 字节序:小端序 | 多达16个脉宽调制(PWM)输出 | ||
| 高达6个支持150ps微边界定位(MEP)分辨率的 | |||
| 高分辨率脉宽调制器(HRPWM)输出 | 高达6个事件捕捉输入 | ||
| 多达2个正交编码器接口 | |||
| 8个32位定时器(6个eCAP,2个eQEP) | |||
| 9个16位定时器(6个ePWM,3个XINTCTR) | |||
| 三个32位CPU定时器 | / | ||
| 串行端口外设 | 2个控制器局域网(CAN)模块 | ||
| 2个SCI (UART)模块 | |||
| 2个McBSP模块(McBSP-A/B可配置为SPI) | |||
| 1个SPI模块 | |||
| 1个内部集成电路(I2C)总线 | |||
| 12位模数转换器(ADC),16个通道 | 12位—(267ns转换时间@7.5MHz ADC_CLK) | ||
| 16个通道(2 x 8输入复用) | |||
| 2个采样保持 | |||
| 顺序/并发转换模式 | |||
| 内部或者外部基准 | |||
| 35路复用(GPIO)引脚 | / | ||
| JTAG边界扫描支持 | / | ||
| 高级仿真特性 | 分析和断点功能 | ||
| 硬件实时调试 | |||
| 开发支持 | ANSI C/C++编译器/汇编语言/连接器 | ||
| Code Composer Studio | |||
| 数字电机控制和数字电源软件库 | |||
| ESD:2000V | / | ||
| 封装选项 | LQFP100 | ||
| 温度选项 | S1:-55°C至125°(筛选) | ||
| AVP32F335 | AVP32F335是一款高性能32位浮点数字处理器。精度高,成本低,功耗小,性能高,外设集成度高,数据以及程序存储量大,A/D转换更精确快速。可广泛应用于工业控制,变频伺服,电机驱动,光伏系统,机械控制等领域。 | 高性能静态CMOS技术 | 高达150MHz(6.67ns周期时间) |
| 1.9V/1.8V转1.5V内核,3.3V I/O设计 | |||
| 高性能32位CPU | IEEE-754单精度浮点单元(FPU) | ||
| 16 x 16和32 x 32介质访问控制(MAC)运算 | |||
| 16 x 16双MAC | |||
| 哈佛(Harvard)总线架构 | |||
| 快速中断响应和处理 | |||
| 统一存储器编程模型 | |||
| 高效代码(使用C/C++和汇编语言) | |||
| 6通道DMA处理器(用于ADC,McBSP,ePWM,XINTF和SARAM) | / | ||
| 16位或32位外部接口(XINTF) | 超过2M×16地址范围 | ||
| 片载存储器 | 256K×16闪存,34K×16 SARAM | ||
| 1K x 16一次性可编程(OTP) ROM | |||
| 引导ROM (8K X 16) | 支持软件引导模式(通过SCI,SPI,CAN,I2C,McBSP,XINTF和并行I/O) | ||
| 标准数学表 | |||
| 时钟和系统控制 | 支持动态锁相环(PLL)比率变化 | ||
| 片载振荡器 | |||
| 安全装置定时器模块 | |||
| GPIO0到GPIO63引脚可以连接到八个外部内核中断其中的一个 | / | ||
| 可支持全部58个外设中断的外设中断扩展(PIE)块 | / | ||
| 128位安全密钥/锁 | 保护闪存/ OTP/RAM模块 | ||
| 防止固件逆向工程 | |||
| 低功耗模式和省电模式 | 支持IDLE(空闲),STANDBY(待机)、HALT(暂停)模式 | ||
| 字节序:小端序 | |||
| 增强型控制外设 | 多达18个脉宽调制(PWM)输出 | ||
| 高达6个支持150ps微边界定位(MEP)分辨率的高分辨率脉宽调制器(HRPWM)输出 | |||
| 高达6个事件捕捉输入 | |||
| 多达两个正交编码器接口 | |||
| 高达8个32位定时器(6个eCAP以及2个eQEP) | |||
| 高达9个32位定时器(6个ePWM以及3个XINTCTR) | |||
| 三个32位CPU定时器 | / | ||
| 串行端口外设 | 多达2个控制器局域网(CAN)模块 | ||
| 高达2个McBSP模块(可配置为SPI) | |||
| 一个SPI模块 | |||
| 一个内部集成电路(I2C)总线 | |||
| 12/16位模数转换器(ADC),16个通道 | 12 位 — 267ns 转换率 | ||
| 2 x 8通道输入复用器 | |||
| 两个采样保持 | |||
| 单一/同步转换 | |||
| 内部或者外部基准 | |||
| 8通道LDC电感传感器 | / | ||
| 8通道CMP(比较器) | / | ||
| 多达88个具有输入滤波功能可单独编程的多路复用通用输入输出(GPIO)引脚 | / | ||
| JTAG边界扫描支持 | / | ||
| 高级仿真特性 | 分析和断点功能 | ||
| 借助硬件的实时调试 | |||
| 开发支持包括 | ANSI C/C++编译器/汇编语言/连接器 | ||
| Code Composer Studio™ IDE | |||
| DSP/BIOS™ | |||
| 数字电机控制和数字电源软件库 | |||
| 封装选项 | LQFP176 | ||
| BGA176 | |||
| 温度选项 | A:-40°C至85°C | ||
| S:-40°C至125° | |||